توضیحات محصول دانلود پاورپوینت تحلیل و ارزیابی سازماندهی وبررسی مبانی طراحی کامپیوتر پایه (کد13944)
دانلود پاورپوینت تحلیل و ارزیابی سازماندهی وبررسی مبانی طراحی کامپیوتر پایه
\nسازماندهی و طراحی کامپیوتر پایه
\n\n عنوان های پاورپوینت :
\n\nتحلیل و ارزیابی سازماندهی وبررسی مبانی طراحی کامپیوتر پایه
\nسازماندهی و طراحی کامپیوتر پایه
\nکامپیوتر پایه مانو
\nکد دستورها
\nتشکیلات یک برنامه ذخیره شده
\nسازمان یک برنامه ذخیره شده
\nانواع آدرس
\nآدرس دهی مستقیم و غیر مستقیم
\nثبات ها و حافظه کامپیوتر مبنا
\nلیست ثبات های کامپیوتر مبنا
\nشمارنده برنامه
\nورودی های کنترلی ثبات ها
\nگذرگاه مشترک (bus)
\nگذرگاه مشترک
\nسیستم گذرگاه مشترک
\nثبات آدرس - AR
\nثبات انباره - AC
\nزمانبدی
\nساختار کلی دستورات پایه
\nفرمت دستورات
\nدستورات کامپیوتر پایه
\nکامل بودن مجموعه دستورات
\nواحد کنترل
\nواحد کنترل
\nترتیب شمار (SC)
\nدیاگرام زمانی
\nچرخه دستورالعمل
\nواکشی و رمزگشایی
\nواکشی و رمزگشایی
\nتعیین نوع دستورالعمل
\nدستورات انتقال ثبات ها
\nدستورات ارجاع به حافظه (1)
\nدستورات ارجاع به حافظه (2)
\nدستورات ارجاع به حافظه (3)
\nدستورات ارجاع به حافظه (4)
\nدستورات ارجاع به حافظه (5)
\nثبات ورودی (INPR)
\nثبات خروجی (OUTR)
\nسازمان ورودی خروجی
\nدستورات ورودی خروجی
\nفعال سازی وقفه (IEN)
\nنمودار گردشی وقفه
\nمثالی از چرخه وقفه
\nچرخه وقفه
\nنمودار گردشی اعمال کامپیوتر
\nنیاز های سخت افزاری برای طراحی کامپیوتر پایه
\nورودی های دروازه های منطقی کنترل
\nخروجی های دروازه های منطقی کنترل
\nدروازه های کنترلی ثبات AR
\nدروازه های کنترلی ثبات آدرس
\nنمودار گردشی اعمال کامپیوتر
\nدروازه های کنترلی فلیپ فلاپ IEN
\nرمزگذار جهت مدار انتخابگر گذرگاه
\nمدار مرتبط با ثبات انباره
\nدستوارت تاثیر گذار روی مقدار ثبات انباره
\nدروازه های کنترلی ثبات انباره
\nدروازه های کنترلی واحد جمع کننده و منطق
\n\n \n\n \n\n
\n\nقسمت ها و تکه های اتفاقی از فایل\n\n \n\nفرمت دستورات\n\nفقط 3 بیت برای کد دستور بکار می رود.\n\nبنا به فرض فوق، بنظر می رسد که فقط 8 کد دستور مختلف می توانیم داشته باشیم.\n\nاما این غلط است...\n\nزمانی که کد عمل 111 است، 12 بیت بی ارزش جهت توسعه فضای تعریف کد دستورالعمل ها بکار می رود.\n\nکامل بودن مجموعه دستورات\n\nمحاسباتی، منطقی، و شیفت\n\nانتقال داده به/از ثبات ها و حافظه\n\nکنترل برنامه و بررسی وضعیت\n\nورودی و خروجی\n\nI/O، I/O، ؟؟؟؟\n\nواحد کنترل\n\nخواندن دستور از حافظه و انتقال آن به IR\n\nقرار دادن سمت چپ ترین بیت در فلیپ فلاپ I\n\nرمزگشایی کد 3 بیتی دستورالعمل با استفاده از یک رمزگشای 3 به 8 در خطوط D0 تا D7\n\nرمزگشایی کد 4 بیتی شمارنده ترتیبی با استفاده از یک رمزگشای 4 به 16 در خطوط T0 تا T15 (سیگنالهای زمانی)\n\nمقادیر I، D0 تا D7 و T0 تا T15 و 12 بیت سمت راستی IR و سایر ورودی ها به دروازه های کنترلی و منطقی ارسال میگردند.\n\nترتیب شمار (SC)\n\nدارای ورودی های افزایش (INR) و پاک کردن (CLR) می باشد.\n\nمثال\n\nSC بصورت افزایشی شمارش می کند تا T0 ، T1 ، . . . و T4 را تولید نماید.\n\nدر زمان T4 ، اگر D3 فعال باشد ، ترتیب شماره پاک شده و مقدار صفر می گیرد.\n\nبصورت زیر نوشته می شود :\n\nD3T4 : SC0\n\nچرخه دستورالعمل\n\nواکشی دستور از حافظه\n\nرمزگشایی دستور\n\nخواندن آدرس موثر از حافظه\n\nدر صورتی که از شیوه آدرس دهی غیر مستقیم استفاده شده باشد\n\nاجرای دستورالعمل\n\nواکشی و رمزگشایی\n\nمقداردهی شدن SC به صفر، سیگنال زمانی T0 را تولید می کند.\n\nپس از هر ضربان زمانی، SC افزایش می یابد.\n\nریز عمل های واکشی و رمزگشایی\n\nT0 : ARPC\n\nT1 : IR M[AR] ,\n\nPC PC+1\n\nT2 : AR IR(0-11) ,\n\nI IR(15)\n\nثبات ورودی (INPR)\n\nفلیپ فلاپ ورودی یک بیتی FGI\n\nدر ابتدا مقدار صفر دارد.\n\nزمانی که کلیدی روی صفحه کلید فشرده می شود\n\nیک کد 8 بیتی عدد-حرف به ثبات INPR منتقل می شود.\n\nپرچم ورودی FGI یک می شود.\n\nورودی دیگری از صفحه کلید پذیرفته نمی شود.\n\nکامپیوتر FGI را کنترل می کند. اگر یک بود\n\nانتقال بصورت موازی از INPR به AC انجام می شود.\n\nFGI صفر می شود.\n\nحالا می توان ورودی های دیگری از صفحه کلیدپذیرفت.\n\nثبات خروجی (OUTR)\n\nفلیپ فلاپ یک بیتی خروجی FGO\n\nدر ابتدا صفر است.\n\nکامپیوتر FGO را کنترل می کند. اگر یک بود\n\nاطلاعات بصورت موازی ازAC به OUTR منتقل می شود.\n\nFGO صفر می شود.\n\nخروجی دیگری از کامپیوتر قابل ارسال نمی باشد.\n\nوسیله خروجی کاراکتر 8 بیتی را دریافت می کند.\n\nFGO یک می شود.\n\nدر این لحظه امکان ارسال خروجی جدید وجود دارد.\n\nسازمان ورودی خروجی\n\nدستورات ورودی خروجی\n\nفعال سازی وقفه (IEN)\n\nکنترل مداوم FGI و FGO توسط کامپیوتر زمان را تلف می کند.\n\nبا استفاده از IEN هر زمان که نیازی به کنترل ورودی و خروجی باشد، به وی اطلاع داده می شود.\n\nدر خلال اجرای دستور، در صورتی که FGI یا FGO صفر باشد، مقدار R یک می شود.\n\nوقفه در زمانی رخ می دهد که کامپیوتر خواسته باشد دستور بعدی را واکشی نماید.\n\nاگر R=0 باشد، اجرای دستور انجام می گیرد.\n\nاگر R=1 باشد، اجرای وقفه انجام می گیرد.\n\nنمودار گردشی وقفه\n\nمثالی از چرخه وقفه\n\nچرخه وقفه\n\nشرط مقدار دهی R به یک\n\nتغییر یافته مرحله واکشی که جهت سرویس دهی به وقفه بکار می رود.\n\nنمودار گردشی اعمال کامپیوتر\n\nنیاز های سخت افزاری برای طراحی کامپیوتر پایه\n\nیک واحد حافظه متشکل از 4096 کلمه 16 بیتی\n\nثبات های\n\nAR,PC,DR,AC,IR,TR,OUTR,INPR,SC\n\nفلیپ فلاپ های وضعیت\n\nI,S,E,R,IEN,FGI,FGO\n\nرمز گشا\n\nیک رمز گشای 3 به 8 برای کد دستورها\n\nیک رمزگشای 4 به 16 برای زمانبندی\n\nدروازه های منطقی کنترلی\n\nجمع کننده و مدار منطقی\n\nبه ثبات انباره متصل می شود.\n\nورودی های دروازه های منطقی کنترل\n\nدو رمز گشا\n\n8 بیت دستور العمل و 16 بیت خروجی ترتیب شمار\n\nهفت فلیپ فلاپ I,S,E,R,IEN,FGI,FGO\n\nبیت های 0 تا 11 ثبات دستور العمل\n\nبیت های 0 تا 15 ثبات انباره\n\nبرای کنترل صفر بودن ثبات و کنترل بیت علامت\n\nبیت های 0 تا 15 ثبات داده\n\nبرای کنترل صفر بودن ثبات\n\nخروجی های دروازه های منطقی کنترل\n\nورودی های کنترلی 9 ثبات\n\nخطوط کنترلی خواندن و نوشتن حافظه\n\nیک ، صفر یا متمم کردن مقدار فلیپ فلاپ ها\n\nخطوط S2S1S0 جهت انتخاب یک ثبات برای دسترسی به گذرگاه\n\nکنترل جمع کننده و مدار منطقی انباره\n\nدروازه های کنترلی ثبات AR\n\nورودی های کنترلی ثبات : LD,INR,CLR\n\nتمام دستوراتی مقدار AR را تغییر می دهند:\n\n \n\n \n\n30 تا 70 درصد پروژه | پاورپوینت | سمینار | طرح های کارآفرینی و توجیهی | پایان-نامه | پی دی اف مقاله ( کتاب ) | نقشه | پلان طراحی | های آماده به صورت رایگان میباشد ( word | pdf | docx | doc )